datasheet

在離線應用中采用UCC28056來優化效率和待機功耗

2019-05-24來源: EEWORLD關鍵字:待機功耗  功率

1               前言

 

隨著產品法規持續要求在這些關鍵領域提高性能,效率和待機功耗已成為離線應用中關注的重點。這種關注需要采用復雜的功率策略以滿足這些要求,例如在低功耗模式下關閉PFC。這種策略雖然有效,但極大地增加了系統設計的復雜性,也增加了PFC下游的DC/DC轉換器設計的負擔,使其無法處理更寬的輸入電壓范圍。UCC28056器件專為解決此問題而設計,可在整個負載范圍內保持高效率,使設計人員即使在低功率模式下也能保持PFC開啟狀態。本應用指南介紹了使用UCC28056優化過渡模式PFC設計以提高效率和待機功耗的設計決策。

 

2               功耗標準

 

表1和表2總結了美國能源部(DOE)VI級對銘牌輸出功率為50 mW及以上的應用的功耗要求。

 

表1.DOE VI級(50 W至249 W)

DOE VI級(50 W至249 W)

待機功耗

< 210 mW

在以下范圍規范效率性能:

25%、50%、75%、100%負載

最低4點效率平均值

88%



表2.DOE VI級(>250 W)

DOE VI級(>25 W)

待機功耗

< 210 mW

在以下范圍規范效率性能:

25%、50%、75%、100%負載

最低4點效率平均值

88%



 

表3總結了《歐盟行為準則》(CoC)II級對銘牌輸出功率為50 W至250 W的應用的功耗要求。在撰寫本文時,未獲知銘牌輸出功率大于250 W的要求。

 

表3.CoC II級功耗要求

CoC II級(50 W至249 W)

待機功耗

< 150 mW

在以下范圍規范效率性能:

10%、25%、50%、75%、100%負載

最低4點效率平均值

89%




應該注意的是,CoC II級考慮了10%負載下的輕載效率點,該負載下的效率通常因靜態損耗和較低的輸出功率而受到影響。在10%負載下效率較低,因此在其他四個調節效率點上需要更高的效率以滿足最小平均效率。


3               優化效率和待機功耗

 

為了說明優化待機功耗和效率的方法,請考慮以下85 VAC至265 VAC,165 W設計,如圖1所示。

 

 

 

 

圖1.UCC28056設計示例

 

4               突發模式運行

 

UCC28056實現了突發模式功能,進一步改善了輕載效率和待機功耗。此外,在進入突發模式后,導通時間脈沖寬度在前4個開關周期內斜坡上升。此外,在退出突發模式之前,導通時間脈沖寬度在最后4個開關周期內斜坡下降。這種軟導通和軟關斷策略在進入突發模式后在前4個周期內增加線路電流,并在最后4個周期內降低線電流。此功能可在輕載條件下限制可聽噪聲和對EMI濾波器的干擾。

 

進入和退出突發模式通過應用于COMP引腳電壓的兩個比較器閾值實現。兩個比較器閾值的平均電壓約為VCOMP_Max的11%,這意味著在每個突發周期期間傳遞的功率約為最大輸出功率的11%。

 

在突發開啟期間,PFC級的效率大約等于PFC轉換器在11%負載下的效率。在突發關閉期間,UCC28056的電流消耗降至125μA。在沒有轉換動作發生的突發關閉期間的功率損耗主要由PFC級內的靜態功率損耗決定。等式1提供了待機功耗性能的近似值

 

 

當PFC級上的負載降低到10%以下時,突發期間的頻率也會降低,以保持輕負載的高效率。

 

5               限制靜態損耗

 

電路內器件的靜態損耗會提高待機功耗。例如橋式整流器、升壓二極管和MOSFET中的傳導損耗,本節為選擇合適的值以降低PFC級中的功率損耗提供了指導。

 

5.1         分壓器

 

VOSNS引腳連接到內部跨導放大器的反相輸入,用于通過電阻分壓器設置PFC級輸出調節點。由于典型的PFC輸出電壓約為400 V,因此反饋分壓器中的靜態功率損耗可能很大,并且是導致高待機功耗的主要原因之一。等式2是VOSNS分壓器中的靜態功耗:

 

 

其中VBLK是PFC級的輸出電壓,ROS1是分壓器的頂部電阻,ROS2是分壓器的底部電阻。對于400 V的輸出電壓和1MΩ的總反饋電阻,反饋分壓器的靜態損耗為160 mW。因此,使用盡可能大的反饋電阻是有利的。但是,由于VOSNS偏置電流IOSNSBias的影響,較大的ROS1值會導致調節精度下降。等式3顯示了調節精度與ROS1電阻之間的關系:

 

 

其中IOSBias是VOSNS引腳的偏置電流。最大IOSNSBias電流為100 nA。等式4確保由于IOSNSBias造成的輸出電壓調節降低不到1%:

 

 

1對于390 V的輸出電壓,ROS1的最大值為39MΩ。可以使用等式5計算ROS2的相應值,其中VOSReg是基準電壓,2.5 V:

 

 

如果使用3×10-MΩ電阻作為ROS1,使用100kΩ+93.1kΩ作為ROS2,則VOSNS分壓器的總待機功耗為5 mW。

 

5.2         UCC28056 + UCC25630x反饋/ BLK分壓器

 

對于在PFC級下游使用LLC轉換器的AC/DC系統,可以將VOSNS電阻分壓器配置為用作過渡模式升壓PFC級的反饋分壓器和LLC控制器UCC25630x的BLK引腳分壓器,如圖2所示。這種方法通過消除整個AC/DC系統解決方案中的額外高壓分壓器,大大降低了靜態功耗。

 

 

圖2.UCC28056和UCC25630x的結合高壓分壓器

 

為了適應UCC28056和UCC25630x的不同電阻分壓比,需要兩個電阻抽頭。將PFC儲能電壓設置為390 V時,VOSNS分壓比KOS等于156,如等式6所示。KBLK由LLC預期打開時的最小PFC儲能電壓決定。當儲能導通閾值為3.05 V,所需的導通閾值為340 V時,BLK分壓比KBLK等于111.5,如等式7所示:

 

 

在本例中,選擇上分壓電阻ROS11,由3個串聯的3.24 MΩ,1206 SMT電阻組成,如等式8所示:

 

 

同時求解等式6和等式7,得到等式9:

 

 

然后使用以下等式找到相應的ROS2:

 

 

這兩個電阻可以使用標準電阻值實現,如等式11和等式12所示:

 

 

該組合電阻分壓器的總功耗為15.5 mW。

 

5.3         ZCD/CS分壓器

 

在突發關閉條件下,ZCD/CS分壓器的功耗最高。在這種狀態下,漏極電壓近似于等于線路電壓峰值的DC電壓。ZCD/CS分壓器的峰值功耗如等式13所示:

 

 

其中RZC1是ZCD/CS分壓器頂部電阻的電阻,RZC2是ZCD/CS分壓器底部電阻的電阻。與VOSNS分壓器非常相似,可以通過ZCD引腳檢測精度的小幅折衷增加RZC1和RZC2的電阻。等式14將ZCD偏置電流引起的精度下降限制在1%以下:

 

 

分壓器鏈中的上部電阻RZC1必須在浪涌測試下承受峰值輸出電壓。對于耐用的解決方案,此位置的電阻應具有高于升壓MOSFET雪崩額定值的額定電壓。3個1206 SMT,3.24MΩ的串聯鏈滿足精度要求,并提供高于600 V的耐壓能力。使用等式15和等式16確定RZC1和RZC2的適當值:

 

 

最大輸入電壓為265 Vrms時,半個周期內的峰值功耗為14.41 mW。

 

5.4         X電容選擇

 

X電容器是EMI濾波器的關鍵組件,并且逐線連接以抑制EMI噪聲。當電容器充電和放電時,在電容器的等效串聯電阻上消耗會功率,如等式17所示:

 

 

流過電容器的均方根電容器電流取決于線路均方根電壓、線路頻率和X電容器配置中的總電容。忽略寄生電感,x電容帶給線路的阻抗可以如等式18所示計算:

 


可以使用等式19計算X電容的功率損耗:

 

 

對于并聯最大線路電壓265 Vrms和0.33μF,每個的損耗因子為0.00022,X電容消耗的功率為6.4 mW。

 

5.5         有源X電容放電

 

某些應用需要一種方法將EMI濾波器中使用的線間電容器在指定時間內放電到合理電壓。這是為了確保AC插頭上的高壓不會無限期地保留。有幾種控制放電時間的標準,如IEC60950、IEC60065和IEC62368,總結在表4中。

 

表4.X電容器放電標準4

標準

從AC拔出的放電時間常數(秒)

IEC60950

1s

IEC60065

1s

IEC62368

2s

 

 

一種流行的做法是將泄放電阻與X電容器并聯放置。一般準則是每100 nF的電容需要并聯添加10MΩ的最大泄放電阻。對于330 nF的X電容,需要至少3.3MΩ的泄放電阻。

 

雖然這是一種經濟有效的方法,但它會導致系統中額外的靜態功率損耗,增加待機功耗。對于85 VAC至265 VAC的輸入電壓范圍,3.3MΩ泄放電阻分壓器的功率損耗為21.2 mW。更有效的方法是使用有源X電容放電功能,該功能僅在檢測到AC斷開時才啟用。對于使用下游LLC級的AC/DC系統,此功能集成在UCC256301和UCC256304諧振控制器中。UCC256301和UCC256304能夠通過高壓引腳檢測AC線路,當檢測到AC斷開事件時,放電X電容。在穩定狀態下,HV引腳的最大漏電流為7.55μA。每隔720 ms,UCC25630x轉換器將一個測試電流階梯應用于線路,檢查過零以確定AC拔插事件。假設施加到HV引腳的電壓是等于AC線電壓的整流正弦波,則可以使用等式20計算最壞情況下的功耗:

 

 

5.6         橋式整流器

 

橋式整流器中的功率損耗是導通期間的正向電壓和每個二極管的寄生電阻的結果。每個二極管的總功率損耗用等式21表示:

 

 

最壞情況下的功率損耗發生在最小線電壓和最大負載時。對于2.1 A的峰值輸入電流、1 V的正向電壓和80mΩ的寄生電阻,可以使用等式22計算每個二極管的總功率損耗:

 

 

橋式整流器的總損耗如等式23所示:

 

 

二極管的正向電壓取決于溫度,其中正向電壓隨著二極管的結溫度的增加而降低。因此,在橋式整流器中,可以對結溫升高和導通損耗降低進行權衡。

 

5.7         MOSFET選擇

 

升壓開關元件中的總功率損耗可以通過由開關的導通電阻引起的導通損耗和驅動MOSFET的柵極的開關損耗來描述。可以用等式24計算導通損耗:

 

 

其中,IMOS_RMS是MOSFET的均方根電流,RDS_on是MOSFET的導通電阻,Cotemp是與導通電阻相關的溫度系數。開關中的最大電流出現在滿載和最小輸入電壓時:

 

 

導通電阻隨著MOSFET結溫的增加而增加,在傳導損耗等式中由Cotemp表示。在工作期間降低MOSFET的溫升可以降低傳導損耗。MOSFET中的開關損耗總結如下:

 

 

減少MOSFET的柵極電荷以降低上升和下降轉換時間是有利的。然而,對于600V MOSFET,在這方面的選擇有限。

 

6               待機功耗測量技巧

 

可以使用等式29計算PFC級消耗的實際功率:

 

 

由于UCC28056的突發模式特性,輸入功率變化通常非常高,并且難以從瞬時功率測量進行精確測量。使用具有積分功能的功率計可以讓用戶在設定的時間間隔內積分mWh,然后執行簡單計算以獲得PFC級消耗的平均輸入功率。圖3顯示了UCC28056EVM-296上待機功耗測量的正確連接。

 

 

圖3.待機功耗測量連接

 

6.1         功率表連接和設置

 

強烈建議將PFC級的輸出與任何測量儀器(如電子負載或電壓表)物理斷開。由于PFC級的輸出是相對較高的電壓,測量儀器吸收的漏電流可能導致10 mW的輕負載,這將人為地增加待機功耗測量值。為了防止AC線電壓測量的功耗使待機功耗結果增加,將電壓測量的正極端子連接到面向AC電源的電源線也很重要。。由于PFC級在待機狀態下吸收的電流非常小,因此線電壓的測量誤差小到可以忽略不計。將電流表連接到中性線,以避免高頻噪聲和電容耦合增加電流測量讀數。

 


 

圖4.AC功率表連接

 

線電壓和線電流測量的更高精度可降低測量的噪聲基底,并減少測量間隔內積分的誤差量。建議使用盡可能低的電壓范圍。電流范圍必須足夠大,以測量突發期間的峰值線電流。建議使用電流探頭測量峰值線電流,并選擇恰好高于最大測量線電流的電流范圍。

 

6.2         平均輸入功率計算

 

在積分模式下,功率表計算PFC級在測量間隔期間消耗的功率量(mWh)。然后可以使用等式30計算平均輸入功率:

 

 

6.3         待機功耗和效率測量

 

表5總結了PFC設計從85 VAC到265 VAC的待機功耗測量。

 

表5.待機功耗測量

輸入電壓(Vrms)

輸入功率(mW)

VCC電壓

VCC電流(μA)

總待機功耗(mW)

85

23

12.0074

104.034

24.249

115

24

12.0101

107.022

25.285

230

39

12.0632

105.630

40.268

265

45

12.0630

105.902

46.272

 

 圖5總結了線路和負載的效率性能。

 


 

圖 5.效率與輸出功率

 

7               總結


UCC28056可在整個負載范圍內提供卓越的待機功耗和效率性能,使設計能夠滿足最新的功耗標準。UCC28056的突發模式運行可實現高輕載效率,使設計即使在低功耗模式下也能保持PFC開啟。通過使PFC持續開啟,可實現更窄的輸入電壓范圍,簡化整體系統復雜性以及下游轉換器的設計。

 

 



關鍵字:待機功耗  功率

編輯:muyan 引用地址:http://www.xxmingchehui.com/dygl/ic462771.html
本網站轉載的所有的文章、圖片、音頻視頻文件等資料的版權歸版權所有人所有,本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如果本網所選內容的文章作者及編輯認為其作品不宜公開自由傳播,或不應無償使用,請及時通過電子郵件或電話通知我們,以迅速采取適當措施,避免給雙方造成不必要的經濟損失。

上一篇:針對醫療設備高效電源管理的高性能設計
下一篇:減小EMI,提高密度和集成隔離是2019年電源發展的三大趨勢

關注eeworld公眾號 快捷獲取更多信息
關注eeworld公眾號
快捷獲取更多信息
關注eeworld服務號 享受更多官方福利
關注eeworld服務號
享受更多官方福利

推薦閱讀

STM32低功耗之待機模式

STM32的3種低功耗模式:睡眠模式:內核停止,外設如NVIC,系統時鐘Systick仍運行。停止模式:所有時鐘都已停止;1.8V內核電源工作;PLL,HIS和HSERC振蕩器功能禁止;寄存器和SRAM內容保留。待機模式:1.8V內核電源關閉;只有備份寄存器和待機電路維持供電;寄存器和SRAM內容全部丟失;實現最低功耗。STM32的3種低功耗喚醒方式:STM32待機模式:在待機模式下,所有的I/O引腳均處于高阻態,除了復位引腳、被使能的喚醒引腳和TAMPER引腳。待機模式下只有2uA的電流,停機模式下20uA的電流。庫函數進入待機模式:使能電源時鐘。設置WK_UP引腳作為喚醒源。設置SLEEPDEEP位,設置PDDS位,執行WFI
發表于 2019-06-13
STM32低功耗之待機模式

如何減少模塊電源的待機功耗

已有近20年的行業積累,為進一步優化電源模塊的靜態功耗,不斷優化產品方案并將方案芯片化,打造出自主電源IC,進而推出P系列電源模塊。P系列電源靜態電流低至5mA,待機功耗僅為25mW,待機如休眠般靜謐,可有效降低待機時能量損失。產品圖片如下所示。 圖 4超低待機功耗的貼片電源模塊ZLG致遠電子目前產品具有寬輸入電壓范圍,隔離1000VDC、1500VDC、3000VDC及6000VDC等多個系列,封裝形式多樣,兼容國際標準的SIP、DIP等封裝。同時為保證電源產品性能建設了行業內一流的測試實驗室,配備最先進、齊全的測試設備,全系列隔離DC-DC電源通過完整的EMC測試,靜電抗擾度高達4KV、浪涌抗擾度高達2KV,可應用
發表于 2019-05-29
如何減少模塊電源的待機功耗

STM32之低功耗——WKUP待機喚醒(LCD顯示)

最低功耗。低功耗配置圖(詳細配置參考STM32參考手冊)睡眠模式停止模式待機模式電源控制寄存器 PWR_CR電源控制寄存器PWR_CSR電源控制/狀態寄存器部分相關代碼 進入待機模式/*進入待機模式*/void Wkup_Standby(void){ //復位全部IO RCC_APB2PeriphResetCmd(RCC_APB2Periph_GPIOA|    RCC_APB2Periph_GPIOB|    RCC_APB2Periph_GPIOC|    RCC_APB2Periph_GPIOD|  
發表于 2019-03-29
STM32之低功耗——WKUP待機喚醒(LCD顯示)

【STM32】電源控制、低功耗模式(實例:待機模式)

以低功耗模式提供1.8V電源,以保存寄存器和SRAM的內容;待機模式:調節器停止供電。除了備用電路和備份域外,寄存器和SRAM的內容全部丟失。 STM32的低功耗模式很多單片機有低功耗模式,STM32也不例外。在系統或者電源復位后,微控制器出于運行狀態之下,HCLK為CPU提供時鐘,內核執行代碼。當CPU不需要繼續運行時,可以利用多種低功耗模式來節省功耗,例如等待某個事件觸發。低功耗模式分類STM32有三種低功耗模式:睡眠模式:Cortex-M3內核停止,所有外設包括Cortex-M3核心的外設,如NVIC、系統時鐘(SysTick)等仍在運行;停止模式:所有時鐘都已停止。待機模式:1.8V內核電源關閉。在運行模式下,可以通過下面
發表于 2019-03-12
【STM32】電源控制、低功耗模式(實例:待機模式)

STM32F407 - 低功耗模式之待機喚醒

默認情況下,系統復位或上電復位后,微控制器進入運行模式。在運行模式下, CPU 通過HCLK 提供時鐘,并執行程序代碼。STM32F407提供了多個低功耗模式,可在 CPU 不需要運行時(例如等待外部事件時)節省功耗。 低功耗模式低功耗模式:功耗比較:睡眠模式(Cortex?-M4F內核停止,外設保持運行) -停止模式(所有時鐘都停止)次低功耗待機模式(1.2 V域斷電)最低功耗以上之外的降低運行模式功耗的方法:● 降低系統時鐘速度● 不使用APBx和AHBx時,關閉對應的外設時鐘(在運行模式下降低功耗的有效手段)<表18>
發表于 2018-09-10

QORVO?通過10W Ka波段GaN放大器打破功率屏障

移動應用、基礎設施與國防應用中核心技術與 RF 解決方案的領先供應商 Qorvo?, Inc.宣布,推出 MMIC 功率放大器,該放大器在 32-38GHz 頻段提供超過 10 瓦飽和功率。市場上性能最強大的 MMIC 產品具有先進的可靠性和效率,支持客戶在重要國防應用中實現性能目標,同時降低成本。 以 Qorvo 超可靠的碳化硅基氮化鎵 (GaN-on-SiC) 技術為基礎,10 瓦 TGA2222 提供 16dB 大信號增益、25dB 小信號增益以及大于 22% 的行業領先的功率附加效率。它以更小的芯片提供這種擴展的 RF 功率,減少了組件的尺寸、重量和數量,為國防應用提供簡單但強大的解決方案。 Qorvo
發表于 2019-06-12

小廣播

電子工程世界版權所有 京ICP證060456號 京ICP備10001474號 電信業務審批[2006]字第258號函 京公海網安備110108001534 Copyright ? 2005-2019 EEWORLD.com.cn, Inc. All rights reserved
乐天堂官网 <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <文本链> <文本链> <文本链> <文本链> <文本链> <文本链>